VPX 總線測(cè)試儀,采用技術(shù)要求的數(shù)據(jù)流向,結(jié)合工程中“板卡 + 背板 + 板卡”的組合方式,可方便快捷的對(duì)高速產(chǎn)品進(jìn)行實(shí)際測(cè)試并輸出結(jié)果。由測(cè)試機(jī)箱和測(cè)試子卡組成。測(cè)試子卡可測(cè)試背板上任意位置的高速鏈路,并由測(cè)試機(jī)箱供電,不依托于被測(cè)設(shè)備。
模擬真實(shí)工作狀態(tài)進(jìn)行測(cè)試;
采用便攜式手提設(shè)備,方便單手?jǐn)y帶,適用于各種實(shí)驗(yàn)環(huán)境;
支持測(cè)試背板每個(gè)槽位每個(gè)連接器上的高速鏈路;
內(nèi)部集成兩臺(tái)獨(dú)立的上位機(jī)電腦,便于用戶分工調(diào)試;
每臺(tái)上位機(jī)單獨(dú)引出串口,網(wǎng)口,USB接口,便于用戶調(diào)試操作;
配有兩塊單獨(dú)的顯示屏,便于對(duì)比觀察;
機(jī)箱只需外部220V輸入,減小接線難度;
內(nèi)部安裝高效率散熱風(fēng)扇,確保系統(tǒng)散熱;
內(nèi)部預(yù)留三個(gè)5HP插卡槽位,方便攜帶測(cè)試卡和用戶板卡。
采用高性能KU系列FPGA芯片,可提供高速RocketIO和RapidIO接口;
16xRocketIO鏈路滿足10G,12.5G,16G,20G速率測(cè)試;
16xRapidIO鏈路滿足10G,12.5G,16G,20G速率測(cè)試;
GTX接口最高支持20Gbps速率;
實(shí)現(xiàn)在軟件內(nèi)控制每組鏈路的速率,調(diào)整信號(hào)的均衡和預(yù)加重等參數(shù),及統(tǒng)計(jì)鏈路的誤碼率等;
軟件系統(tǒng)配置界面可查看測(cè)試儀與用戶板卡之間通訊鏈路狀態(tài),測(cè)試各槽位間傳輸速率、誤碼率等。
IBERT(集成比特誤碼率測(cè)試儀)是 Xilinx 公司提供的用于調(diào)試高速串行通道誤碼率的工具,支持包 括 PCIe,RapidIO,RocketIO, 以 太 網(wǎng),XAUI等協(xié)議;
具備實(shí)時(shí)調(diào)整高速信號(hào)接口多種參數(shù),無需額外管腳,大幅減少測(cè)試場(chǎng)景的建立和調(diào)試時(shí)間;
充分達(dá)到芯片內(nèi)部測(cè)試點(diǎn)測(cè)試,符合用戶實(shí)際應(yīng)用環(huán)境;
可實(shí)時(shí)調(diào)節(jié)預(yù)加重,均衡,擺幅等等,優(yōu)化每條傳輸鏈路達(dá)到最佳狀態(tài)。